Stampa pagina
L'immagine ha puramente scopi illustrativi. Vedere la descrizione del prodotto.
376 A Stock
Ti serve altro?
Consegna in 1-2 giorni lavorativi
Ordina prima delle 17:00 spedizione standard
Quantità | |
---|---|
1+ | € 8,430 |
10+ | € 7,830 |
25+ | € 7,590 |
50+ | € 7,410 |
100+ | € 7,230 |
250+ | € 6,990 |
Prezzo per:Unità
Minimo: 1
Più: 1
€ 8,43 (IVA esc)
Aggiungi codice prodotto /nota
Aggiunto alla tua conferma d'ordine, fattura e nota di spedizione solo per questo ordine.
Questo numero verrà aggiunto alla conferma d'ordine, alla fattura, alla nota di spedizione, all'e-mail di conferma web e all'etichetta del prodotto.
Informazioni sui prodotti
ProduttoreMICRON
Cod. produttoreMT53D512M16D1DS-046 WT:D
Codice Prodotto4128274
Datasheet tecnico
Tipo DRAMMobile LPDDR4
Densità di Memoria8Gbit
Configurazione di memoria512M x 16 bit
Frequenza di Clock Max2.133GHz
Package/case del circuito integratoWFBGA
Numero di pin200Pin
Tensione di Alimentazione Nom1.1V
Montaggio CImontaggio superficiale
Temperatura di esercizio min-25°C
Temperatura di esercizio max85°C
Gamma di prodotti-
Sostanze estremamente preoccupanti (SVHC)No SVHC (17-Dec-2015)
Panoramica del prodotto
MT53D512M16D1DS-046 WT:D is a mobile LPDDR4 SDRAM. The mobile low-power DDR4 SDRAM with low VDDQ (LPDDR4X) is a high-speed CMOS, dynamic random-access memory. The device is internally configured with x16 I/O, 8-banks. Each of the x16’s 1,073,741,824bit banks are organized as 65,536 rows by 1024 columns by 16 bits. LPDDR4 uses a double-data-rate (DDR) protocol on the DQ bus to achieve high-speed operation. The DDR interface transfers two data bits to each DQ lane in one clock cycle and is matched to a 16n-prefetch DRAM architecture.
- 16n prefetch DDR architecture, 8 internal banks per channel for concurrent operation
- Single-data-rate CMD/ADR entry, bidirectional/differential data strobe per byte lane
- Programmable READ and WRITE latencies (RL/WL), programmable and on-the-fly burst lengths (BL=16, 32)
- Directed per-bank refresh for concurrent bank operation and ease of command scheduling
- On-chip temperature sensor to control self refresh rate
- Partial-array self refresh (PASR), selectable output drive strength (DS), clock-stop capability
- 2133MHz clock rate, 4266Mb/s/pin data rate
- 1.10V VDD2 / 0.60V VDDQ or 1.10V VDDQ ordering voltage
- 512 Meg x 32 configuration
- 200-ball WFBGA package, -25°C to +85°C operating temperature
Specifiche tecniche
Tipo DRAM
Mobile LPDDR4
Configurazione di memoria
512M x 16 bit
Package/case del circuito integrato
WFBGA
Tensione di Alimentazione Nom
1.1V
Temperatura di esercizio min
-25°C
Gamma di prodotti
-
Densità di Memoria
8Gbit
Frequenza di Clock Max
2.133GHz
Numero di pin
200Pin
Montaggio CI
montaggio superficiale
Temperatura di esercizio max
85°C
Sostanze estremamente preoccupanti (SVHC)
No SVHC (17-Dec-2015)
Documenti tecnici (2)
Legislazione e ambiente
Paese d'origine:
Paese in cui si è svolta l'ultima parte più significativa del processo produttivoPaese d'origine:Taiwan
Paese in cui si è svolta l'ultima parte più significativa del processo produttivo
Paese in cui si è svolta l'ultima parte più significativa del processo produttivoPaese d'origine:Taiwan
Paese in cui si è svolta l'ultima parte più significativa del processo produttivo
Tariffa n.:85423239
US ECCN:EAR99
EU ECCN:NLR
Conforme alla direttiva RoHS:Sì
RoHS
Conforme alle norme RoHS sugli ftalati:Sì
RoHS
Sostanza estremamente pericolosa ( SVHC)No SVHC (17-Dec-2015)
Scarica il certificato di conformità del prodotto
Certificato di conformità del prodotto
Peso (kg):.00001