Stampa pagina
L'immagine ha puramente scopi illustrativi. Vedere la descrizione del prodotto.
487 A Stock
Ti serve altro?
Consegna EXPRESS in 1-2 giorni lavorativi
Ordina prima delle 17:00
Consegna standard GRATUITA
per gli ordini di importo pari e superiore a € 0,00
I tempi di consegna precisi saranno calcolati al momento del pagamento
| Quantità | |
|---|---|
| 1+ | € 2,000 |
| 10+ | € 1,960 |
| 25+ | € 1,920 |
| 50+ | € 1,880 |
| 100+ | € 1,870 |
| 250+ | € 1,860 |
Prezzo per:Unità
Minimo: 1
Più: 1
€ 2,00 (IVA esc)
nota
Aggiunto alla tua conferma d'ordine, fattura e nota di spedizione solo per questo ordine.
Informazioni sui prodotti
ProduttoreRENESAS
Cod. produttore9ZXL0651AKLF
Codice Prodotto4076284
Datasheet tecnico
Tipo Clock CIClock Buffer
Frequenza100MHz
No. di Uscite6Uscite
Tensione di alimentazione min3.135V
Tensione di alimentazione max3.465V
Modello Case CI ClockVFQFPN-EP
Numero di pin40Pin
Temperatura di esercizio min0°C
Temperatura di esercizio max70°C
Gamma di prodotti-
Standard di Qualifica Automotive-
Sostanze estremamente preoccupanti (SVHC)No SVHC (25-Jun-2025)
Panoramica del prodotto
9ZXL0651AKLF is 6-output DB800ZL derivative with integrated 85ohm terminations. It is a low-power 6-output differential buffer that meets all the performance requirements of the intel DB1200Z specification. It consumes 50% less power than standard HCSL devices and has internal terminations to allow direct connection to 85ohm transmission lines. It is suitable for PCI-Express Gen1/2/3 or QPI/UPI applications, and uses a fixed external feedback to maintain low drift for demanding QPI/UPI applications. Application includes buffer for romley, grantley and purley servers, SSDs and PCIe.
- 40-pin VFQFPN package
- 6 – LP-HCSL output pairs with integrated terminations (Zo = 85ohm)
- 25MHz PFT clock delay management, QPI/UPI 9.6GT/s 12UI phase jitter <lt/> 0.2ps RMS
- Fixed feedback path for 0ps input-to-output delay, PCIe Gen3 phase jitter <lt/> 1.0ps RMS
- 6 OE# pins hardware control of each output, input-to-output delay variation <lt/> 50ps
- PLL or bypass mode, PLL can dejitter incoming clock
- Selectable PLL bandwidth minimizes jitter peaking in downstream PLLs
- Spread spectrum compatible, tracks spreading input clock for low EMI
- Cycle-to-cycle jitter <lt/> 50ps, output-to-output skew <lt/> 65ps
- Temperature range from 0°C to +70°C
Specifiche tecniche
Tipo Clock CI
Clock Buffer
No. di Uscite
6Uscite
Tensione di alimentazione max
3.465V
Numero di pin
40Pin
Temperatura di esercizio max
70°C
Standard di Qualifica Automotive
-
Frequenza
100MHz
Tensione di alimentazione min
3.135V
Modello Case CI Clock
VFQFPN-EP
Temperatura di esercizio min
0°C
Gamma di prodotti
-
Sostanze estremamente preoccupanti (SVHC)
No SVHC (25-Jun-2025)
Documenti tecnici (2)
Legislazione e ambiente
Paese d'origine:
Paese in cui si è svolta l'ultima parte più significativa del processo produttivoPaese d'origine:Taiwan
Paese in cui si è svolta l'ultima parte più significativa del processo produttivo
Paese in cui si è svolta l'ultima parte più significativa del processo produttivoPaese d'origine:Taiwan
Paese in cui si è svolta l'ultima parte più significativa del processo produttivo
Tariffa n.:85423990
US ECCN:EAR99
EU ECCN:NLR
Conforme alla direttiva RoHS:Sì
RoHS
Conforme alle norme RoHS sugli ftalati:Sì
RoHS
Sostanza estremamente pericolosa ( SVHC)No SVHC (25-Jun-2025)
Scarica il certificato di conformità del prodotto
Certificato di conformità del prodotto
Peso (kg):.0063