Stampa pagina
L'immagine ha puramente scopi illustrativi. Vedere la descrizione del prodotto.
1 334 A Stock
Ti serve altro?
Consegna EXPRESS in 1-2 giorni lavorativi
Ordina prima delle 17:00
Consegna standard GRATUITA
per gli ordini di importo pari e superiore a € 0,00
I tempi di consegna precisi saranno calcolati al momento del pagamento
Quantità | |
---|---|
1+ | € 57,100 |
5+ | € 54,910 |
10+ | € 52,710 |
25+ | € 48,450 |
Prezzo per:Unità
Minimo: 1
Più: 1
€ 57,10 (IVA esc)
Aggiungi codice prodotto /nota
Aggiunto alla tua conferma d'ordine, fattura e nota di spedizione solo per questo ordine.
Questo numero verrà aggiunto alla conferma d'ordine, alla fattura, alla nota di spedizione, all'e-mail di conferma web e all'etichetta del prodotto.
Informazioni sui prodotti
ProduttoreMICRON
Cod. produttoreMT53E1G32D2FW-046 AIT:B
Codice Prodotto3935599
Datasheet tecnico
Tipo DRAMLPDDR4
Densità di Memoria32Gbit
Configurazione di memoria1G x 32 bit
Frequenza di Clock Max2.133GHz
Package/case del circuito integratoTFBGA
Numero di pin200Pin
Tensione di Alimentazione Nom1.1V
Montaggio CImontaggio superficiale
Temperatura di esercizio min-40°C
Temperatura di esercizio max95°C
Gamma di prodotti-
Livello di sensibilità all'umidità (MSL)MSL 3 - 168 ore
Sostanze estremamente preoccupanti (SVHC)No SVHC (17-Dec-2015)
Panoramica del prodotto
MT53E1G32D2FW-046 AIT:B is an automotive LPDDR4X/LPDDR4 SDRAM. The 16Gb mobile low-power DDR4 SDRAM with low VDDQ (LPDDR4X) is a high-speed, CMOS dynamic random-access memory device. This device is internally configured with 1 channel ×16 I/O, having 8-banks.
- Frequency range: 2133–10MHz (data rate range per pin: 4266–20Mb/s)
- 16n prefetch DDR architecture, 8 internal banks per channel for concurrent operation
- Single-data-rate CMD/ADR entry, bidirectional/differential data strobe per byte lane
- Programmable READ and WRITE latencies (RL/WL), programmable and on-the-fly burst lengths (BL =16/32)
- Directed per-bank refresh for concurrent bank operation and ease of command scheduling
- On-chip temperature sensor to control self refresh rate, partial-array self refresh (PASR)
- Selectable output drive strength (DS), clock-stop capability, single-ended CK and DQS support
- 1 Gig x 32 (2 channels x 16 I/O) array configuration
- 200-ball TFBGA package, AEC-Q100 qualified
- Operating temperature range from -40°C to +95°C
Specifiche tecniche
Tipo DRAM
LPDDR4
Configurazione di memoria
1G x 32 bit
Package/case del circuito integrato
TFBGA
Tensione di Alimentazione Nom
1.1V
Temperatura di esercizio min
-40°C
Gamma di prodotti
-
Sostanze estremamente preoccupanti (SVHC)
No SVHC (17-Dec-2015)
Densità di Memoria
32Gbit
Frequenza di Clock Max
2.133GHz
Numero di pin
200Pin
Montaggio CI
montaggio superficiale
Temperatura di esercizio max
95°C
Livello di sensibilità all'umidità (MSL)
MSL 3 - 168 ore
Documenti tecnici (1)
Legislazione e ambiente
Paese d'origine:
Paese in cui si è svolta l'ultima parte più significativa del processo produttivoPaese d'origine:Taiwan
Paese in cui si è svolta l'ultima parte più significativa del processo produttivo
Paese in cui si è svolta l'ultima parte più significativa del processo produttivoPaese d'origine:Taiwan
Paese in cui si è svolta l'ultima parte più significativa del processo produttivo
Tariffa n.:85423239
US ECCN:EAR99
EU ECCN:NLR
Conforme alla direttiva RoHS:Sì
RoHS
Conforme alle norme RoHS sugli ftalati:Sì
RoHS
Sostanza estremamente pericolosa ( SVHC)No SVHC (17-Dec-2015)
Scarica il certificato di conformità del prodotto
Certificato di conformità del prodotto
Peso (kg):.000001
Tracciabilità del prodotto