Stampa pagina
L'immagine ha puramente scopi illustrativi. Vedere la descrizione del prodotto.
609 A Stock
Ti serve altro?
Consegna in 1-2 giorni lavorativi
Ordina prima delle 17:00 spedizione standard
Quantità | |
---|---|
1+ | € 7,150 |
10+ | € 6,650 |
25+ | € 6,440 |
50+ | € 5,790 |
100+ | € 5,650 |
250+ | € 5,460 |
Prezzo per:Unità
Minimo: 1
Più: 1
€ 7,15 (IVA esc)
Aggiungi codice prodotto /nota
Aggiunto alla tua conferma d'ordine, fattura e nota di spedizione solo per questo ordine.
Questo numero verrà aggiunto alla conferma d'ordine, alla fattura, alla nota di spedizione, all'e-mail di conferma web e all'etichetta del prodotto.
Informazioni sui prodotti
ProduttoreMICRON
Cod. produttoreMT48LC2M32B2B5-6A IT:J
Codice Prodotto4050867
Datasheet tecnico
Tipo DRAMSDR
Densità di Memoria64Mbit
Configurazione di memoria2M x 32 bit
Frequenza di Clock Max167MHz
Package/case del circuito integratoVFBGA
Numero di pin90Pin
Tensione di Alimentazione Nom3.3V
Montaggio CImontaggio superficiale
Temperatura di esercizio min-40°C
Temperatura di esercizio max85°C
Gamma di prodotti-
Sostanze estremamente preoccupanti (SVHC)No SVHC (17-Dec-2015)
Panoramica del prodotto
MT48LC2M32B2B5-6A IT:J is a SDR SDRAM. It uses a 64Mb SDRAM and a high-speed CMOS, dynamic random-access memory containing 67,108,864 bits. It is internally configured as a quad-bank DRAM with a synchronous interface (all signals are registered on the positive edge of the clock signal, CLK). Each of the x4’s 67,108,864-bit banks are organized as 8192 rows by 2048 columns by 4 bits. Each of the 16,777,216-bit banks are organized as 2048 rows by 256 columns by 32bits. It supports CAS latency (CL) of 1, 2, and 3.
- Operating supply voltage range is 3V to 3.6V (VDD, VDDQ)
- 2Meg x 32 configuration (512K x 32 x 4 banks), PC100-compliant
- Packaging style is 90-ball VFBGA (8mm x 13mm)
- Clock frequency is 167MHz, auto refresh
- Industrial temperature range is –40˚C to +85˚C
- Fully synchronous to all signals registered on positive edge of system clock
- Internal pipelined operation; column address can be changed every clock cycle
- Internal banks for hiding row access/precharge
- Auto precharge, includes concurrent auto precharge and auto refresh modes
- LVTTL-compatible inputs and outputs
Specifiche tecniche
Tipo DRAM
SDR
Configurazione di memoria
2M x 32 bit
Package/case del circuito integrato
VFBGA
Tensione di Alimentazione Nom
3.3V
Temperatura di esercizio min
-40°C
Gamma di prodotti
-
Densità di Memoria
64Mbit
Frequenza di Clock Max
167MHz
Numero di pin
90Pin
Montaggio CI
montaggio superficiale
Temperatura di esercizio max
85°C
Sostanze estremamente preoccupanti (SVHC)
No SVHC (17-Dec-2015)
Documenti tecnici (1)
Legislazione e ambiente
Paese d'origine:
Paese in cui si è svolta l'ultima parte più significativa del processo produttivoPaese d'origine:Taiwan
Paese in cui si è svolta l'ultima parte più significativa del processo produttivo
Paese in cui si è svolta l'ultima parte più significativa del processo produttivoPaese d'origine:Taiwan
Paese in cui si è svolta l'ultima parte più significativa del processo produttivo
Tariffa n.:85423239
US ECCN:EAR99
EU ECCN:NLR
Conforme alla direttiva RoHS:Sì
RoHS
Conforme alle norme RoHS sugli ftalati:Sì
RoHS
Sostanza estremamente pericolosa ( SVHC)No SVHC (17-Dec-2015)
Scarica il certificato di conformità del prodotto
Certificato di conformità del prodotto
Peso (kg):.000001