Stampa pagina
L'immagine ha puramente scopi illustrativi. Vedere la descrizione del prodotto.
26 A Stock
Ti serve altro?
Consegna in 1-2 giorni lavorativi
Ordina prima delle 17:00 spedizione standard
Quantità | |
---|---|
1+ | € 10,440 |
10+ | € 9,690 |
25+ | € 9,390 |
50+ | € 9,160 |
100+ | € 8,940 |
Prezzo per:Unità
Minimo: 1
Più: 1
€ 10,44 (IVA esc)
Aggiungi codice prodotto /nota
Aggiunto alla tua conferma d'ordine, fattura e nota di spedizione solo per questo ordine.
Questo numero verrà aggiunto alla conferma d'ordine, alla fattura, alla nota di spedizione, all'e-mail di conferma web e all'etichetta del prodotto.
Informazioni sui prodotti
ProduttoreMICRON
Cod. produttoreMT46H128M16LFDD-48 IT:C
Codice Prodotto4172391
Datasheet tecnico
Tipo DRAMMobile LPDDR
Densità di Memoria2Gbit
Configurazione di memoria128M x 16 bit
Frequenza di Clock Max208MHz
Package/case del circuito integratoVFBGA
Numero di pin60Pin
Tensione di Alimentazione Nom1.8V
Montaggio CImontaggio superficiale
Temperatura di esercizio min-40°C
Temperatura di esercizio max85°C
Gamma di prodotti-
Sostanze estremamente preoccupanti (SVHC)No SVHC (17-Dec-2015)
Panoramica del prodotto
MT46H128M16LFDD-48 IT:C 2Gb mobile low-power DDR SDRAM is a high-speed CMOS, dynamic random-access memory containing 2,147,483,648 bits. It is internally configured as a quad-bank DRAM. Each of the x16’s 536,870,912-bit banks is organized as 16,384 rows by 2048 columns by 16 bits. Each of the x32’s 536,870,912-bit banks is organized as 16,384 rows by 1024 columns by 32 bits.
- VDD/VDDQ = 1.70 - 1.95V, bidirectional data strobe per byte of data (DQS)
- Internal, pipelined double data rate (DDR) architecture; two data accesses per clock cycle
- Differential clock inputs (CK and CK#), commands entered on each positive CK edge
- DQS edge-aligned with data for READs; centeraligned with data for WRITEs
- 4 internal banks for concurrent operation, data masks (DM) for masking write data; one mask per byte
- Concurrent auto precharge option is supported, auto refresh and self refresh modes
- 1.8V LVCMOS-compatible inputs, temperature-compensated self refresh (TCSR)²
- Partial-array self refresh, deep power-down, status read register (SRR), clock stop capability
- 64ms refresh; 32ms for the automotive temperature range, selectable output drive strength (DS)
- 60-ball VFBGA package, industrial operating temperature range from -40°C to +85°C
Specifiche tecniche
Tipo DRAM
Mobile LPDDR
Configurazione di memoria
128M x 16 bit
Package/case del circuito integrato
VFBGA
Tensione di Alimentazione Nom
1.8V
Temperatura di esercizio min
-40°C
Gamma di prodotti
-
Densità di Memoria
2Gbit
Frequenza di Clock Max
208MHz
Numero di pin
60Pin
Montaggio CI
montaggio superficiale
Temperatura di esercizio max
85°C
Sostanze estremamente preoccupanti (SVHC)
No SVHC (17-Dec-2015)
Documenti tecnici (1)
Legislazione e ambiente
Paese d'origine:
Paese in cui si è svolta l'ultima parte più significativa del processo produttivoPaese d'origine:Singapore
Paese in cui si è svolta l'ultima parte più significativa del processo produttivo
Paese in cui si è svolta l'ultima parte più significativa del processo produttivoPaese d'origine:Singapore
Paese in cui si è svolta l'ultima parte più significativa del processo produttivo
Tariffa n.:85423290
US ECCN:EAR99
EU ECCN:NLR
Conforme alla direttiva RoHS:Sì
RoHS
Conforme alle norme RoHS sugli ftalati:Sì
RoHS
Sostanza estremamente pericolosa ( SVHC)No SVHC (17-Dec-2015)
Scarica il certificato di conformità del prodotto
Certificato di conformità del prodotto
Peso (kg):.000001