Stampa pagina
L'immagine ha puramente scopi illustrativi. Vedere la descrizione del prodotto.
ProduttoreLATTICE SEMICONDUCTOR
Cod. produttoreLC4128V-75TN144E
Codice Prodotto4410694
Datasheet tecnico
120 A Stock
Ti serve altro?
Consegna in 1-2 giorni lavorativi
Ordina prima delle 17:00 spedizione standard
Quantità | |
---|---|
1+ | € 45,440 |
5+ | € 43,440 |
10+ | € 41,430 |
25+ | € 39,420 |
Prezzo per:Unità
Minimo: 1
Più: 1
€ 45,44 (IVA esc)
Aggiungi codice prodotto /nota
Aggiunto alla tua conferma d'ordine, fattura e nota di spedizione solo per questo ordine.
Questo numero verrà aggiunto alla conferma d'ordine, alla fattura, alla nota di spedizione, all'e-mail di conferma web e all'etichetta del prodotto.
Informazioni sui prodotti
ProduttoreLATTICE SEMICONDUCTOR
Cod. produttoreLC4128V-75TN144E
Codice Prodotto4410694
Datasheet tecnico
Tipo di CPLD-
No. di Macrocelle128Macrocells
Numero di I/O utente96I/O's
Package/case del circuito integratoTQFP
Numero di pin144Pin
Grado di velocità75
Tecnologia di processoCMOS
Montaggio CImontaggio superficiale
Temperatura di esercizio min-40°C
Temperatura di esercizio max130°C
Gamma di prodotti-
Qualificazioni-
Sostanze estremamente preoccupanti (SVHC)No SVHC (21-Jan-2025)
Panoramica del prodotto
LC4128V-75TN144E is an ispMACH 4000 In-System programmable SuperFAST high-density PLD. The ispMACH 4000 combines high speed and low power with the flexibility needed for ease of design. With its robust Global Routing Pool and Output Routing Pool, this family delivers excellent First-Time-Fit, timing predictability, routing, pin-out retention, and density migration.
- Enhanced macrocells with individual clock, reset, preset and clock enable controls
- Up to four global OE controls, individual local OE control per I/O pin
- Excellent First-Time-Fit™ and refit, Fast path, SpeedLocking™ path, and wide-PT path
- Wide input gating (36 input logic blocks) for fast counters, state machines and address decoders
- Superior solution for power-sensitive consumer applications
- 5V tolerant I/O for LVCMOS 3.3, LVTTL, and PCI interfaces
- Hot-socketing, open-drain capability, input pull-up, pull-down or bus-keeper
- 3.3V PCI compatible, IEEE 1149.1 boundary scan testable
- 128 macrocells, 3.3V voltage, 7.5 tPD
- 144-pin TQFP package, -40 to 130°C extended temperature rating
Specifiche tecniche
Tipo di CPLD
-
Numero di I/O utente
96I/O's
Numero di pin
144Pin
Tecnologia di processo
CMOS
Temperatura di esercizio min
-40°C
Gamma di prodotti
-
Sostanze estremamente preoccupanti (SVHC)
No SVHC (21-Jan-2025)
No. di Macrocelle
128Macrocells
Package/case del circuito integrato
TQFP
Grado di velocità
75
Montaggio CI
montaggio superficiale
Temperatura di esercizio max
130°C
Qualificazioni
-
Documenti tecnici (1)
Legislazione e ambiente
Paese d'origine:
Paese in cui si è svolta l'ultima parte più significativa del processo produttivoPaese d'origine:Malaysia
Paese in cui si è svolta l'ultima parte più significativa del processo produttivo
Paese in cui si è svolta l'ultima parte più significativa del processo produttivoPaese d'origine:Malaysia
Paese in cui si è svolta l'ultima parte più significativa del processo produttivo
Tariffa n.:85423990
US ECCN:EAR99
EU ECCN:NLR
Conforme alla direttiva RoHS:Sì
RoHS
Conforme alle norme RoHS sugli ftalati:Sì
RoHS
Sostanza estremamente pericolosa ( SVHC)No SVHC (21-Jan-2025)
Scarica il certificato di conformità del prodotto
Certificato di conformità del prodotto
Peso (kg):.0013