Ti serve altro?
| Quantità | |
|---|---|
| 1+ | € 62,270 |
| 5+ | € 59,860 |
| 10+ | € 57,440 |
| 25+ | € 55,520 |
Informazioni sui prodotti
Panoramica del prodotto
Il CY7C1441KV33-133AXI è una SRAM di tipo "flow-through" sincrono pensata per l'interfacciamento con i microprocessori ad alta velocità con glue logic minima. Un contatore a 2 bit integrato cattura il primo indirizzo in un burst e lo incrementa automaticamente per il resto del Burst Access. Tutti gli ingressi sincroni sono controllati (o "gated" da registri controllati da un ingresso di clock (CLK) con trigger nel fronte positivo. Il dispositivo permette sequenze di burst lineari o interleaved selezionate dal pin di ingresso MODE. Un HIGH seleziona una sequenza di burst interleaved, mentre un LOW seleziona una sequenza di burst lineare. I burst access possono essere inizializzati con gli ingressi di Address Strobe del processore (ADSP attivo basso) o di Address Strobe del cache controller (ADSC attivo basso). L'avanzamento dell'indirizzo è controllato dall'ingresso di Address Advancement (ADV attivo basso). Address e Chip Enable sono registrati in corrispondenza del fronte di salita del clock quando ADSP (attivo basso) o ADSC (attivo basso) sono attivi.
- Supporta le operazioni dei bus a 133MHz, alimentazione core: 3,3V
- Alimentatore I/O: 2,5V o 3,3V
- Tempi rapidi clock-uscita: 6,5 ns
- Offre un rate di accesso di 2-1-1-1 ad alte prestazioni
- Contatore di burst selezionabile dall'utente supporta le sequenze di burst lineari o interleaved Intel® Pentium®
- Address Strobe di processore e controller separati
- Write sincrono auto-temporizzato, Output Enable asincrono
- Boundary scan compatibile con JTAG IEEE 1149.1
- Error Correction Code (ECC) integrato per ridurre il tasso di soft error (SER)
- Package TQFP a 100 pin, intervallo di temperatura ambiente industriale: da -40°C a +85°C
Avvertenze
La forte domanda di mercato ha causato un'estensione dei tempi di spedizione. Le date di consegna potrebbero variare. Articolo esente da sconti.
Specifiche tecniche
SRAM sincrona
1M x 36 bit
100Pin
3.63V
133MHz
-40°C
-
No SVHC (21-Jan-2025)
36Mbit
TQFP
3.135V
3.3V
montaggio superficiale
85°C
MSL 3 - 168 ore
Documenti tecnici (1)
Legislazione e ambiente
Paese in cui si è svolta l'ultima parte più significativa del processo produttivoPaese d'origine:Philippines
Paese in cui si è svolta l'ultima parte più significativa del processo produttivo
RoHS
RoHS
Certificato di conformità del prodotto