Ti serve altro?
Quantità | |
---|---|
1+ | € 59,680 |
Informazioni sui prodotti
Panoramica del prodotto
JTAG-HS2 è una soluzione di programmazione ad alta velocità per array FPGA Xilinx. Il cavo è pienamente compatibile con tutti i prodotti Xilinx e si può pilotare senza problemi da iMPACT, Chip Scope ed EDK. HS2 si attacca alle schede target con una basetta di programmazione a 6 pin, spaziatura 100mil, oppure con un connettore Xilinx da 2x7, 2mm e l’adattatore incluso. Il PC alimenta il JTAG-HS2 attraverso una porta USB e lo riconosce come un cavo di programmazione, anche se il cavo non è attaccato alla scheda target. L’HS2 presenta un pin Vdd separato per alimentare i buffer dei segnali JTAG. I buffer tri-stato da 24mA ad alta velocità permette alle schede target di pilotare HS2 con tensioni di segnale da 1.8V a 5V e velocità di bus fino a 30MBit/sec. Per funzionare correttamente, il pin Vdd deve essere legato alla stessa tensione che pilota la porta JTAG sull’FPGA.
- Soluzione di programmazione JTAG piccola, completa e tutta in uno per FPGA Xilinx
- Compatibile con IEEE 1149.7- 2009 da classe T0 a classe T4 (include JTAG 2-Wire)
- Una Vref separata pilota i voltaggi dei segnali JTAG/SPI, Vref può essere qualsiasi tensione tra 1,8V e 5V
- Porta USB 2 High Speed in grado di pilotare un bus JTAG/SPI fino a 30Mbit/sec
- Frequenza JTAG/SPI impostabile dall’utente
- Utilizza un connettore micro AB USB 2
- Soluzione di programmazione SPI (modalità 0 e 2 fino a 30Mbit/sec, modalità 1 e 3 fino a 2Mbit/sec)
- Pienamente supportato da Adept SDK, permette di creare applicazioni JTAG/SPI personalizzate
Specifiche tecniche
cavo di programmazione
Compatibile con IEEE 1149.7-2009 Classe T0 - Classe T4
No SVHC (21-Jan-2025)
FPGA Xilinx
-
Documenti tecnici (2)
Legislazione e ambiente
Paese in cui si è svolta l'ultima parte più significativa del processo produttivoPaese d'origine:Taiwan
Paese in cui si è svolta l'ultima parte più significativa del processo produttivo
RoHS
RoHS
Certificato di conformità del prodotto