Ti serve altro?
Quantità | |
---|---|
10+ | € 9,000 |
25+ | € 7,960 |
100+ | € 6,780 |
250+ | € 6,600 |
500+ | € 6,470 |
Informazioni sui prodotti
Panoramica del prodotto
ADCLK846 è un buffer di fan-out LVDS/CMOS ottimizzato per il funzionamento a basso jitter e bassa potenza. Le configurazioni possibili variano da 6 uscite LVDS a 12 CMOS, comprese delle combinazioni di uscite LVDS e CMOS. Due linee di controllo sono usate per determinare se i blocchi di uscite fissi saranno uscite LVDS o CMOS. L'ingresso di clock accetta vari tipi di livelli logici single-ended e differenziali, tra cui LVPECL, LVDS, HSTL, CML e CMOS. È un prodotto molto usato in applicazioni come: distribuzione di clock a basso jitter, ripristino dei segnali di clock e dati, traslazione di livello, comunicazioni wireless, comunicazioni con cavo, imaging medico e industriale, strumentazioni ATE e ad alte prestazioni, etc.
- Fino a 6 uscite LVDS (1,2GHz) o 12 CMOS (250MHz)
- Jitter random integrato (LVDS): 54fs rms tipico a (BW = 12KHz - 20MHz, CLK = 1000MHz)
- Jitter random in broadband (CMOS): 100fs rms tipico a (slew di ingresso = 2V/ns)
- Ritardo di propagazione (LVDS): 2ns tipico a (VICM = VREF, VID = 0,5V)
- Tempi di salita/discesa di output (LVDS): 135ps tipico
- Skew uscita-uscita (LVDS): 65ps tipico
- Modalità Sleep, controllo programmabile via pin
- Alimentazione: 1,8V tipica
- Temperatura di esercizio: da -40°C a +85°C
- Tipo di package: LFCSP a 24 piedini
Note
I prodotti ADI sono destinati (e venduti) al solo scopo di utilizzo esclusivo da parte del cliente, e non per la rivendita o altro passaggio a qualsiasi terza parte
Specifiche tecniche
Buffer Clock Fanout
6Uscite
1.89V
24Pin
85°C
-
No SVHC (21-Jan-2025)
1.2GHz
1.71V
LFCSP-EP
-40°C
-
MSL 3 - 168 ore
Documenti tecnici (2)
Legislazione e ambiente
Paese in cui si è svolta l'ultima parte più significativa del processo produttivoPaese d'origine:Philippines
Paese in cui si è svolta l'ultima parte più significativa del processo produttivo
RoHS
RoHS
Certificato di conformità del prodotto