Stampa pagina
L'immagine ha puramente scopi illustrativi. Vedere la descrizione del prodotto.
1 127 A Stock
Ti serve altro?
Consegna in 1-2 giorni lavorativi
Ordina prima delle 17:00 spedizione standard
Quantità | |
---|---|
1+ | € 23,620 |
10+ | € 20,660 |
25+ | € 17,120 |
50+ | € 15,350 |
100+ | € 14,170 |
Prezzo per:Unità
Minimo: 1
Più: 1
€ 23,62 (IVA esc)
Aggiungi codice prodotto /nota
Aggiunto alla tua conferma d'ordine, fattura e nota di spedizione solo per questo ordine.
Questo numero verrà aggiunto alla conferma d'ordine, alla fattura, alla nota di spedizione, all'e-mail di conferma web e all'etichetta del prodotto.
Informazioni sui prodotti
ProduttoreALLIANCE MEMORY
Cod. produttoreAS4C1G16D4-062BCN
Codice Prodotto4260993
Datasheet tecnico
Tipo DRAMDDR4
Densità di Memoria16Gbit
Configurazione di memoria1G x 16 bit
Frequenza di Clock Max1.6GHz
Package/case del circuito integratoFBGA
Numero di pin96Pin
Tensione di Alimentazione Nom1.2V
Montaggio CImontaggio superficiale
Temperatura di esercizio min0°C
Temperatura di esercizio max95°C
Gamma di prodotti-
Sostanze estremamente preoccupanti (SVHC)No SVHC (27-Jun-2024)
Panoramica del prodotto
AS4C1G16D4-062BCN DDR4 SDRAM is a high-speed dynamic random-access memory internally configured as an eight-bank DRAM for the x16 configuration. The DDR4 SDRAM uses an 8n-prefetch architecture to achieve high-speed operation. The 8n-prefetch architecture is combined with an interface designed to transfer two data words per clock cycle at the I/O pins. A single READ or WRITE operation for the DDR4 SDRAM consists of a single 8n-bit wide, four-clock data transfer at the internal DRAM core and two corresponding n-bit wide, one-half-clock-cycle data transfers at the I/O pins.
- On-die, internal, adjustable VREFDQ generation, VDD = VDDQ = 1.2V ±60mV
- 1.2V pseudo open-drain I/O, 8 internal banks (x16): 2 groups of 4 banks each
- 8n-bit prefetch architecture, programmable data strobe preambles
- Data strobe preamble training, command/address latency (CAL), command/address (CA) parity
- Multipurpose register READ and WRITE capability, write levelling, self refresh mode
- Low-power auto self-refresh (LPASR), temperature-controlled refresh (TCR)
- Fine granularity refresh, self refresh abort, maximum power saving, output driver calibration
- Nominal, park, and dynamic on-die termination (ODT), data bus inversion (DBI) for data bus
- Databus write cyclic redundancy check (CRC), Per-DRAM addressability, JEDEC JESD-79-4 compliant
- 96-ball FBGA package, commercial temperature range from 0°C to 95°C
Specifiche tecniche
Tipo DRAM
DDR4
Configurazione di memoria
1G x 16 bit
Package/case del circuito integrato
FBGA
Tensione di Alimentazione Nom
1.2V
Temperatura di esercizio min
0°C
Gamma di prodotti
-
Densità di Memoria
16Gbit
Frequenza di Clock Max
1.6GHz
Numero di pin
96Pin
Montaggio CI
montaggio superficiale
Temperatura di esercizio max
95°C
Sostanze estremamente preoccupanti (SVHC)
No SVHC (27-Jun-2024)
Documenti tecnici (1)
Legislazione e ambiente
Paese d'origine:
Paese in cui si è svolta l'ultima parte più significativa del processo produttivoPaese d'origine:China
Paese in cui si è svolta l'ultima parte più significativa del processo produttivo
Paese in cui si è svolta l'ultima parte più significativa del processo produttivoPaese d'origine:China
Paese in cui si è svolta l'ultima parte più significativa del processo produttivo
Tariffa n.:85423231
US ECCN:EAR99
EU ECCN:NLR
Conforme alla direttiva RoHS:Sì
RoHS
Conforme alle norme RoHS sugli ftalati:In attesa di conferma
Sostanza estremamente pericolosa ( SVHC)No SVHC (27-Jun-2024)
Scarica il certificato di conformità del prodotto
Certificato di conformità del prodotto
Peso (kg):.000001