Avvisami non appena disponibile
Quantità | |
---|---|
1+ | € 0,821 |
10+ | € 0,806 |
50+ | € 0,790 |
100+ | € 0,775 |
250+ | € 0,760 |
500+ | € 0,745 |
1000+ | € 0,729 |
2500+ | € 0,714 |
Informazioni sui prodotti
Panoramica del prodotto
The SN74HC112N is a dual negative-edge-triggered J-K Flip-flop with clear and preset. A low level at the preset (PRE\) or clear (CLR\) inputs sets or resets the outputs, regardless of the levels of the other inputs. When PRE\ and CLR\ are inactive (high), data at the J and K inputs meeting the setup time requirements are transferred to the outputs on the negative-going edge of the clock pulse. Clock triggering occurs at a voltage level and is not directly related to the fall time of the CLK pulse. Following the hold-time interval, data at the J and K inputs may be changed without affecting the levels at the outputs. This versatile flip-flop performs as toggle flip-flop by tying J and K high.
- Outputs can drive up to 10 LSTTL loads
- 13ns Typical tpd
- ±4mA Output drive at 5V
- 1µA Maximum low input current
- 40µA Maximum low power consumption
Specifiche tecniche
74HC112
13ns
5.2mA
DIP
Versante Negativo
2V
74HC
-40°C
-
-
JK
24MHz
DIP
16Pin
Complementare
6V
74112
85°C
-
No SVHC (27-Jun-2018)
Legislazione e ambiente
Paese in cui si è svolta l'ultima parte più significativa del processo produttivoPaese d'origine:Malaysia
Paese in cui si è svolta l'ultima parte più significativa del processo produttivo
RoHS
RoHS
Certificato di conformità del prodotto